问题描述
本答复记录包含CORE Generator LogiCORE 3GPP2 Turbo卷积码解码器核心的发行说明和已知问题列表。
针对每个版本的核心列出以下信息:
– 新功能
– Bug修复
– 已知的问题
LogiCORE 3GPP2 Turbo卷积解码器休息室:
http://www.xilinx.com/products/ipcenter/DO-DI-TCCDEC.htm
3GPP2 Turbo卷积解码器核心已经停产。请参阅以下PDN:
http://www.xilinx.com/support/documentation/customer_notices/xcn14010.pdf
解决/修复方法
一般LogiCORE 3GPP2 Turbo卷积码解码器问题
– N / A.
LogiCORE 3GPP2 Turbo卷积码解码器v2.1 rev1
ISE 9.1i IP Update 2中的初始版本
新功能
– 为Spartan-3A DSP添加了支持
Bug修复
– 与v2.1相同
已知的问题
– 与v2.1相同
LogiCORE 3GPP2 Turbo卷积码解码器v2.1
ISE 9.1i IP Update 1中的初始版本
新功能
– 为Virtex-4和Virtex-5器件增加了支持
– 增加了对cdma2000高速分组数据空中接口规范,’3GPP2 C.S0024-B V1.0’和’3GPP2 C.S0024-A V2.0’的支持
– 支持的输入整数和内部度量整数位宽度增加2位,支持增加的动态范围
Bug修复
– N / A.
已知的问题
– N / A.
LogiCORE 3GPP2 Turbo卷积码解码器v1.0
ISE 6.1i IP Update 1中的初始版本
新功能
– 支持Spartan-3,Spartan-3E,Virtex-II和Virtex-II Pro FPGA
– 实施CDMA2000 / 3GPP2规范
– 核心包含完整的3GPP2交织器
– 支持完整的3GPP2块大小,即378-20730
– Core实现MAX *,MAX或MAX SCALE算法
– 动态可选的迭代次数1-15
– 数字表示:两个恭维分数
– 数据输入:2或3个整数位和1到4个小数位
– 内部计算:6或7个整数位和1到4个小数位
– 滑动窗口大小为32或64
– 适用于所有3GPP2码率
– 内部或外部RAM数据存储
Bug修复
– N / A.
已知的问题
– 未使用“使用外部RAM”复选框时,外部存储器端口仍然存在于输出中。
请参阅(Xilinx答复20792) 。
没有回复内容