适用于PCI v3.165的LogiCORE启动器/目标 – 适用于ISE 10.1初始IP更新的发行说明和已知问题(IP_10.1.0)-Altera-Intel社区-FPGA CPLD-ChipDebug

适用于PCI v3.165的LogiCORE启动器/目标 – 适用于ISE 10.1初始IP更新的发行说明和已知问题(IP_10.1.0)

问题描述

本发行说明和已知问题答复记录适用于ISE 10.1初始IP更新中发布的LogiCORE Initiator / Target for PCI v3.165,它包含以下信息:

– 一般信息

– 新功能

– Bug修复

– 已知的问题

有关安装说明,一般CORE Generator已知问题和设计工具要求,请参阅“IP发行说明指南”,网址为:http://www.xilinx.com/support/documentation/user_guides/xtp025.pdf。

解决/修复方法

一般信息

LogiCORE PCI v3.165仅支持Virtex-4,Spartan-3和旧架构。对于Virtex-5器件,请使用v4.5 PCI内核。有关此内核的更多信息,请参阅(Xilinx答复30117)

– 有关Virtex-4器件中时序收敛的一般信息,请参见(Xilinx答复22921)

新功能

– ISE 10.1i设计工具支持

– 使用用户选择的器件自动生成的示例设计脚本

已解决的问题

– 没有

已知的问题

-The文档(用户手册,快速入门指南和数据表)包含在文档不包含最新版本。随核心提供的版本来自9.2i IP Update 2版本。可以在Xilinx网站上获取最新文档。请按以下步骤操作:

1.访问: http//www.xilinx.com/support/documentation/index.htm

3.选择总线接口和IO。

4.选择正在使用的PCI / PCI-X核心。

请登录后发表评论

    没有回复内容