10.1 EDK,MPMC v4.00.a  –  MPMC v3和MPMC v4之间有什么变化?-Altera-Intel社区-FPGA CPLD-ChipDebug

10.1 EDK,MPMC v4.00.a – MPMC v3和MPMC v4之间有什么变化?

问题描述

MPMC v3和MPMC v4有什么区别?

解决/修复方法

以下是MPMC v3用户迁移到MPMC v4时应注意的一系列更改。

1.新的MIG v2.1 Virtex-5 DDR2 PHY:

……迁移MPMC v3用户必须运行rev up脚本, revup_v5_ucf.pl

……….具有位置约束和时序约束的新UCF

……….新的MHS参数称为C_MEM_DQS_IO_COL和C_MEM_DQ_IO_MS,由revup脚本或MIG ddr2_sdram.v生成。

…名为“MPMC_Clk0_DIV2”的新时钟输入必须与“MPMC_Clk0”信号连接,同步除以2。

2. Spartan-3代MIG PHY

……迁移MPMC v3用户必须运行rev up脚本, revup_s3_ucf.pl

3.将C_DDR2_DQSN_ENABLE参数的默认值更改为1。

4. ECC位始终为全字节通道宽(8位),所有位必须正常工作并连接到存储器。

请登录后发表评论

    没有回复内容