LogiCORE块内存生成器v2.7  –  10.1 IP更新0(10.1_IP0)的发行说明和已知问题-Altera-Intel社区-FPGA CPLD-ChipDebug

LogiCORE块内存生成器v2.7 – 10.1 IP更新0(10.1_IP0)的发行说明和已知问题

问题描述

本发行说明适用于ISE 10.1中发布的Block Memory Generator Core v2.7。它包含以下信息:

– 一般信息

– 新功能

– Bug修复

– 已知的问题

解决/修复方法

一般信息

Xilinx Block Memory Generator v2.7 LogiCORE应该用于所有新的Virtex-5,Virtex-4,Virtex-II,Virtex-II Pro,Spartan-II / E和Spartan-3 / -3E / -3E XA / – 3A / -3 XA设计需要块存储器的任何地方。该内核取代了单端口块内存v6.2和双端口块内存v6.3内核,但不是直接替代品。 Xilinx.com上提供块存储器迁移套件,用于将单端口块存储器v6.2和双端口块存储器v6.3内核转换为较新的块存储器生成器内核格式。

请参阅以下位置提供的Block Memory Core Migration Kit:

http://www.xilinx.com/ipcenter/blk_mem_gen/blk_mem_gen_migration_kit.htm

另请参阅(Xilinx答复24848)有关迁移工具包的已知问题,以及(Xilinx答复29168)对v2.4之前的XCO参数所做的更改。

新的CORE Generator功能可用于将Block Memory Generator从v2.4升级到最新的核心。此功能是CORE Generator的一部分,仅当您使用先前生成的Block Memory Generator v2.4内核打开现有CORE Generator项目时,它才可见。请参阅“CORE Generator用户指南”(软件手册)中的“升级核心”部分。

(Xilinx答复24712)如何测试在块存储器生成器中触发ECC SBITERR和DBITERR输出的用户逻辑

(Xilinx答复31378)当DOA未使用且DIA接地时产生BitGen DRC警告

v2.7中的新功能

– ISE 10.1软件支持。

– 改进了v2.6核心的行为仿真时间。

已解决的问题在v2.7中

– 生成块内存生成器需要很长时间。 – CR 444402

(Xilinx答复24313)当使用带有字节写入使能和写入优先操作模式的Virtex-4和Virtex-5内核时,仿真期间可能会显示以下警告:

“#**警告:仿真时的功能警告(1572 ns)

:RAMB16(:top:bm_tb:test1_dut:bmg0:bmg0:bu2_u0_blk_mem_generator_

valid_cstr_ramloop_0_ram_r_v4_ram_true_dp_single_prim_tdp 🙂

端口A处于WRITE_FIRST模式,要求WEA的所有位都是

‘1’或全’0’保证有效输出。

#时间:1572 ns迭代次数:3次实例:

/顶/ bm_tb / test1_dut / bmg0 / bmg0 / bu2_u0_blk_mem_generator_valid_cstr_

ramloop_0_ram_r_v4_ram_true_dp_single_prim_tdp”

– 块存储器生成器GUI错误地允许您在简单双端口RAM中选择三种写入模式中的任何一种:简单双端口RAM必须仅允许读取第一模式。 – CR 436053

– 块内存生成器GUI没有对Enable_B和Use_Ramb16bwer_Reset_Behavior进行验证检查,导致分别生成ASY符号和核心网表失败。 – CR 439672,CR 433594

v2.7中的已知问题

(Xilinx答复32037) CORE Generator GUI显示启用ECC的核心的不正确延迟

(Xilinx答复24034)核心不会产生大型存储器

可生成的内存的最大大小取决于运行CORE Generator的计算机。例如,运行速度为3.6 GHz且具有2 GB RAM的双Pentium-4服务器可以生成1.8 MBit或230 KB的内存核心。 – CR 415768

(Xilinx答复23744)超出范围的地址输入可能导致内核在DOUT总线上产生X.

(Xilinx答复30401)当写入深度和写入宽度值的某些范围为时,块存储器生成器GUI崩溃

选择 – CR 433002

器件问题

Virtex-4和Virtex-5勘误表位于:

http://www.xilinx.com/support/mysupport.htm

Block Memory Generator v2.6已知问题

– Block Memory Generator v2.6现已过时。请升级到最新版本的核心。

有关现有Block Memory Generator v2.6问题的信息,请参阅(Xilinx答复29247)

Block Memory Generator v2.5已知问题

– Block Memory Generator v2.5现已过时。请升级到最新版本的核心。

有关现有Block Memory Generator v2.5问题的信息,请参阅(Xilinx答复25459)

Block Memory Generator v2.4已知问题

– Block Memory Generator v2.4现已过时。请升级到最新版本的核心。

有关现有Block Memory Generator v2.4问题的信息,请参阅(Xilinx答复24555)

Block Memory Generator v2.3已知问题

– Block Memory Generator v2.3现已过时。请升级到最新版本的核心。

有关现有Block Memory Generator v2.3问题的信息,请参阅(Xilinx答复24229)

块内存生成器v2.2已知问题

– Block Memory Generator v2.2现已过时。请升级到最新版本的核心。

有关现有Block Memory Generator v2.2问题的信息,请参阅(Xilinx答复23849)

修订记录

06/18/2008 – 初始版本

01/14/2009 – 为已知问题添加了AR 32037

请登录后发表评论

    没有回复内容