9.2i EDK,MPMC v3.00a  – 在具有MIG PHY的Virtex-4和Virtex-5器件中运行<= 166MHz时,DDR存储器返回错误数据-Altera-Intel社区-FPGA CPLD-ChipDebug