9.2i Virtex-5 MAP  – 第15.34阶段后发生崩溃-Altera-Intel社区-FPGA CPLD-ChipDebug

9.2i Virtex-5 MAP – 第15.34阶段后发生崩溃

问题描述

在第15.34阶段完成后,MAP在运行我的设计时崩溃。这是一个已知的问题,有没有办法解决这个问题?

解决/修复方法

已经看到一种情况,其中MAP在阶段15.34之后崩溃,同时执行IDELAYCTRL优化,其涉及移除未使用的IDELYCTRL组件。解决此问题的方法是通过设置以下环境变量来禁用此优化。未使用的IDELAYCTRL将不会从设计中删除。

视窗

SET XIL_PAR_NO_IDELAYCTRL_OPT = 1

Linux和Solaris

setenv XIL_PAR_NO_IDELAYCTRL_OPT 1

有关设置ISE环境变量的一般信息,请参阅(Xilinx答复11630)

此问题已在最新的10.1 Service Pack中修复,可在以下位置获得:

http://www.xilinx.com/support/download/

包含此修复程序的第一个Service Pack是10.1 Service Pack 1。

CR正在进行调查,以便在未来的ISE版本中进行修复。

请登录后发表评论

    没有回复内容