LogiCORE v1.0级联积分梳状编译器(CIC编译器) – 规范化的频率图是什么?-Altera-Intel社区-FPGA CPLD-ChipDebug

LogiCORE v1.0级联积分梳状编译器(CIC编译器) – 规范化的频率图是什么?

问题描述

CIC编译器的数据表和CORE Generator GUI具有标准化频率图,但尚不清楚它们的标准化程度。它们被标准化为什么?

解决/修复方法

尽管不同的图被归一化为相对于采样频率的不同值,但每个图显示相对于采样频率的相同区域。

数据表和CoreGen GUI中的每个频率图显示0和Fs / 2之间的频率响应,其中Fs是采样频率。根据适当的情况,这可以归一化为0.5,1.0,3.5或其他值,但是所示的区域总是奈奎斯特区域。

– 有关LogiCORE级联积分梳状编译器(CIC编译器)发行说明和已知问题的详细列表,请参阅(Xilinx答复29297)

请登录后发表评论

    没有回复内容