9.2i EDK,MPMC v3.00a  – 使用2:1内存与PLB比率时PLB和SDMA PIM中的定时失败-Altera-Intel社区-FPGA CPLD-ChipDebug