9.2i EDK  – 当PowerPC以300 MHz时钟运行且plb总线以100 MHz时钟运行时,PLBv46_PCI v1.00.a将无法启动Linux-Altera-Intel社区-FPGA CPLD-ChipDebug