问题描述
本发行说明和已知问题答复记录适用于9.2i IP Update 2中发布的LogiCORE PCI / PCI-X UCF Generator v2.5,包含以下信息:
– 一般信息
– 新功能
– Bug修复
– 已知的问题
有关安装说明,一般CORE Generator已知问题和设计工具要求,请参阅(Xilinx答复29185) 。
解决/修复方法
新功能
– ISE 9.2i SP3软件支持
已解决的问题
– CR 444730:Virtex-5引脚与标准插入式连接器的顺序相反。在v2.5中修复。
– CR 447192:“错误:时序:3369 – 在Virtex-5 PCI-X 133 MHz模式下,CMB’XPCI_WRAP / XPCI_PLL’的配置内部频率超过了最大频率1000.000000 Mhz”。在v2.5中修复。
– 已调整PLL模块上的CLKFBOUT_MULT和CLKOUT0_DIVIDE约束以降低最大内部频率。
已知的问题
– 没有
没有回复内容