用于PCI-X的LogiCORE Initiator / Target v6.4  –  9.2i IP Update 1的发行说明和已知问题(9.2i_IP1)-Altera-Intel社区-FPGA CPLD-ChipDebug

用于PCI-X的LogiCORE Initiator / Target v6.4 – 9.2i IP Update 1的发行说明和已知问题(9.2i_IP1)

问题描述

本发行说明和已知问题答复记录适用于9.2i IP Update 1中发布的用于PCI-X的LogiCORE Initiator / Target v6.4,并包含以下信息:

– 一般信息

– 新功能

– Bug修复

– 已知的问题

有关安装说明,一般CORE Generator已知问题和设计工具要求,请参阅(Xilinx答复25222)

解决/修复方法

一般信息

LogiCORE PCI v6.4仅支持Virtex-5和更新的架构。对于所有其他器件,请使用v5.163 PCI-X Core。有关该内核的更多信息,请参阅(Xilinx答复25497)

新功能

– 支持ISE 9.2i Service Pack 2

Bug修复

CR 419556,438334,438337:修复了NCELAB错误:“* E,CUVHNF(<unisims_ver> /unisims_ver_virtex5_source.v,26508 | 22):使用混合模式编译VHDL内核时,”glbl“处的分层名称组件查找失败(Verilog / VHDL)cds.lib文件。

已知的问题

– 请参阅发行说明文本文件“pcix_release_notes.txt”,该文件随核心一起提供,用于发布时的已知问题。

– 请参阅(Xilinx答复25217)有关CORE Generator分类列表中的重复PCI核心条目。

请登录后发表评论

    没有回复内容