用于PCI Express的Virtex-5内置端点模块 –  UG197中尚未提供的已知问题和信息-Altera-Intel社区-FPGA CPLD-ChipDebug

用于PCI Express的Virtex-5内置端点模块 – UG197中尚未提供的已知问题和信息

问题描述

此答复记录包含已将问题和信息纳入UG197的下一版本。在适当的地方,提到了解决方案,以及是否已在用于PCI Express的Virtex-5端点模块包装中实施了解决方案。有关Virtex-5 Endpoint Block Plus Wrapper的信息,请访问:

http://www.xilinx.com/xlnx/xebiz/designResources/ip_product_details.jsp?key=V5_PCI_Express_Block_Plus

解决/修复方法

用于PCI Express的Block Plus Wrapper的v1.4中已修复的已知问题

第1项

有关在接收数据路径上使用连续请求模式时的注意事项,请参阅(Xilinx答复25473) 。用于PCI Express的Block Plus Wrapper解决了此问题,自9.2i IP Update 1中的v1.4版本开始。

第2项

有关RXPREFFREDTYPE信号无效,请参阅(Xilinx答复 29057 。用于PCI Express的Block Plus Wrapper解决了此问题,从最初在9.1i IP Update 3中提供的v1.3版本开始。

计划在PCI Express的Block Plus Wrapper的v1.5中修复的已知问题

v1.5 Block Plus Wrapper将包含在计划于2007年10月发布的9.2i IP Update 2中。

第1项

当主机发送ACK,然后发送电气空闲有序集以启动L0s Entry时,集成块将永远不会看到ACK,而是重放该数据包。如果此方案重复多次,则REPLAY_NUM将翻转,从而导致该块启动链接培训。

第2项

根据PCI Express规范2.0,TS2序列中的一位用作Link Upconfigure位。该位在PCI Express规范1.1中保留。期望集成块在该位上发送“1”并忽略RX侧的值。如果集合块设置为1,则集成块不会忽略此位并且无法链接列。

请登录后发表评论

    没有回复内容