9.1 TSIM  –  CoolRunner-II双边沿触发寄存器输出在仿真中的两个边沿都没有变化-Altera-Intel社区-FPGA CPLD-ChipDebug

9.1 TSIM – CoolRunner-II双边沿触发寄存器输出在仿真中的两个边沿都没有变化

问题描述

在9.1(所有服务包)中,如果使用双边沿触发寄存器/触发器和CPLD适配选项

选择使用直接输入寄存器,后拟合仿真的输出不正确。

数据仅在一个边缘上变化。

解决/修复方法

这是TSIM软件中的一个错误,它生成一个由NetGEN用来创建的.nga

postfit仿真网表。 jedec文件是正确的。

该问题的解决方法是手动编辑后拟合仿真以替换FD

注册FDD。

请登录后发表评论

    没有回复内容