LogiCORE SPI-4.2(POS-PHY L4)Lite v4.2  – 在OFFSET约束上可以看到PAR定时误差-Altera-Intel社区-FPGA CPLD-ChipDebug

LogiCORE SPI-4.2(POS-PHY L4)Lite v4.2 – 在OFFSET约束上可以看到PAR定时误差

问题描述

当为Spartan3A运行PAR时,UCF中的以下OFFSET时序约束可能不符合时序规范,因为VALID数对于105 Mhz的频率不正确。正确的数字应为4.00 ns而不是3.00 ns。

OFFSET = IN -1.00 ns有效3.00 ns在RDClk_P TIMEGRP RD_DDR_R之前;

OFFSET = IN -5.50 ns有效3.00 ns在RDClk_P TIMEGRP RD_DDR_F之前;

OFFSET = IN -1.00 ns有效3.00 ns在RDClk_P TIMEGRP RC_DDR_R之前;

OFFSET = IN -5.50 ns有效3.00 ns在RDClk_P TIMEGRP RC_DDR_F之前;

解决/修复方法

更改UCF文件中的OFFSET计时约束可以解决此问题:

OFFSET = IN -1.00 ns有效4.00 ns在RDClk_P TIMEGRP RD_DDR_R之前;

OFFSET = IN -5.50 ns有效4.00 ns在RDClk_P TIMEGRP RD_DDR_F之前;

OFFSET = IN -1.00 ns有效4.00 ns在RDClk_P TIMEGRP RC_DDR_R之前;

OFFSET = IN -5.50 ns有效4.00 ns在RDClk_P TIMEGRP RC_DDR_F之前;

请登录后发表评论

    没有回复内容