MIG v1.7 – MIG输出的ML461板文件列出了使用DDR2 SDRAM直接时钟设计时跳线位置'P10'的错误设置Altera_wiki6年前发布20该帖子内容已隐藏,请登录后查看登录后继续查看登录注册FPGAFPGA-CPLDSoCsxilinx赛灵思
没有回复内容