MIG v1.7  –  MIG输出的ML461板文件列出了使用DDR2 SDRAM直接时钟设计时跳线位置'P10'的错误设置-Altera-Intel社区-FPGA CPLD-ChipDebug