当PROG_FULL_TYPE为输入端口时,LogiCORE FIFO生成器v3.3  –  PROG_FULL对于具有非对称端口的FWFT行为不正确-Altera-Intel社区-FPGA CPLD-ChipDebug

当PROG_FULL_TYPE为输入端口时,LogiCORE FIFO生成器v3.3 – PROG_FULL对于具有非对称端口的FWFT行为不正确

问题描述

如果FIFO具有FWFT和非对称端口,则当PROG_FULL_TYPE被选择为单个或多个输入端口(PROG_FULL_THRESH或PROG_FULL_THRESH_ASSERT / PROG_FULL_THRESH_NEGATE输入端口)时,PROG_FULL标志的行为不正确。 PROG_FULL标志可能无法在指示的阈值级别断言。

解决/修复方法

将FWFT与非对称端口一起使用时,请使用常量阈值而不是输入端口。

但请注意,GUI允许最小阈值断言的值不正确。请参阅(Xilinx答复24937)

此问题将在2007年8月或9月预计的FIFO Generator v4.1中修复。

请登录后发表评论

    没有回复内容