用于PCI Express v1.6.1的LogiCORE端点PIPE  –  9.1i SP2时序分析器GUI显示“线326附近的索引生成过程中的意外错误”违规索引行为“2 353”-Altera-Intel社区-FPGA CPLD-ChipDebug

用于PCI Express v1.6.1的LogiCORE端点PIPE – 9.1i SP2时序分析器GUI显示“线326附近的索引生成过程中的意外错误”违规索引行为“2 353”

问题描述

在9.1i SP2中实现CORE Generator生成的S31400A设计时,如果在Timing Analyzer GUI中打开了时序报告,则可能会出现以下消息:

第326行违规索引线附近的索引生成过程中出现意外错误为“2 353”

第4074行违规索引线附近的索引生成过程中出现意外错误为“2 4114”

第5617行违规索引线附近的索引生成过程中出现意外错误为“2 5645”

解决/修复方法

这只是一个GUI问题,因为TRCE生成的实际时序报告文件不包含这些消息。只要文本计时报告中没有报告计时错误,就可以安全地忽略这些错误。

要解决此问题,请更改实现文件,以便trce命令写出xml文件。命令是:

trce -u -v 100 -xml routed.twx routed.ncd mapped.pcf

然后在Timing Analyzer中打开routed.xml文件。

请登录后发表评论

    没有回复内容