8.2i EDK  –  ML505 BSB设计在运行Platgen时会出错-Altera-Intel社区-FPGA CPLD-ChipDebug

8.2i EDK – ML505 BSB设计在运行Platgen时会出错

问题描述

我从网上下载了ML505板的XBD文件,并使用BSB创建了一个带外部存储器的设计,但是当我运行设计时,我在Platgen中收到以下错误:

“错误信息:

—————————————

检查端口驱动…

错误:MDT – sys_clk_s(OPB_Clk) – D:\ MyData \ DESIGNS \ V5ML505 \ testboard \ system.mhs

第81行 – 连接没有驱动程序!

错误:MDT – sys_clk_s(LMB_Clk) – D:\ MyData \ DESIGNS \ V5ML505 \ testboard \ system.mhs

第106行 – 连接没有驱动程序!

错误:MDT – sys_clk_s(LMB_Clk) – D:\ MyData \ DESIGNS \ V5ML505 \ testboard \ system.mhs

第114行 – 连接没有驱动程序!

警告:MDT – dcm_0_lock(已锁定) –

D:\ MyData \ DESIGNS \ V5ML505 \ testboard \ system.mhs第264行 – 浮动

连接!

为OPTION PLATGEN_SYSLEVEL_UPDATE_PROC运行UPDATE Tcl程序…

信息:Ethernet_MAC核心具有XPS在实现/ ethernet_mac_wrapper / ethernet_mac_wrapper.ucf中自动生成的约束。

它可以被system.ucf文件中的约束覆盖。

错误:MDT – platgen因错误而失败!“

解决/修复方法

这是ML505 XBD文件中的错误。它在EDK9.1i中修复。对于8.2i用户,请按如下方式修改DCM连接。

BEGIN dcm_module

PARAMETER INSTANCE = dcm_0

PARAMETER HW_VER = 1.00.a

PARAMETER C_CLK0_BUF = TRUE

参数C_CLKIN_PERIOD = 10.000000

PARAMETER C_CLK_FEEDBACK = 1X

PARAMETER C_DLL_FREQUENCY_MODE = LOW

PARAMETER C_EXT_RESET_HIGH = 1

端口CLKIN = dcm_clk_s

端口CLK0 = sys_clk_s

端口CLKFB = sys_clk_s

PORT RST = net_gnd

PORT LOCKED = dcm_0_lock

结束

BEGIN dcm_module

PARAMETER INSTANCE = dcm_1

PARAMETER HW_VER = 1.00.a

PARAMETER C_CLK0_BUF = TRUE

参数C_CLKIN_PERIOD = 10.000000

PARAMETER C_CLK_FEEDBACK = 1X

PARAMETER C_DLL_FREQUENCY_MODE = LOW

PARAMETER C_EXT_RESET_HIGH = 0

端口CLKIN = sys_clk_s

端口CLK0 = ZBT_CLK_OUT_s

端口CLKFB = ZBT_CLK_FB_s

PORT RST = dcm_0_lock

PORT LOCKED = dcm_1_lock

结束

请登录后发表评论

    没有回复内容