用于PCI Express的LogiCORE端点模块v1.3和Block Plus v1.6  – 由于LLKRXDSTCONTREQN引脚未连接而导致仿真失败-Altera-Intel社区-FPGA CPLD-ChipDebug

用于PCI Express的LogiCORE端点模块v1.3和Block Plus v1.6 – 由于LLKRXDSTCONTREQN引脚未连接而导致仿真失败

问题描述

使用9.1i SmartModel仿真由8.2i IP Update 3生成的LogiCORE端点块v1.2或v1.1或Block Plus v1.1核心将存在仿真问题。这是由于新的输入引脚LLKRXDSTCONTREQN添加到9.1i软件版本的PCI Express集成模块SmartModel中。在8.2i IP Update 3内核中,此引脚未使用,因此如果使用9.1i SmartModel进行仿真导致仿真失败,则会浮动。

解决/修复方法

要解决此问题,请使用9.1i SP2 IP更新1生成新内核.LogiCORE端点模块v1.3或Block Plus v1.2正确连接设计中的此引脚,以便PCI Express的集成模块SmartModel可以看到有效引脚上的输入值。

请登录后发表评论

    没有回复内容