Virtex-4 GT11 SmartModel仿真 – 在SimPrims时序仿真中,TX串行输出偏斜-Altera-Intel社区-FPGA CPLD-ChipDebug

Virtex-4 GT11 SmartModel仿真 – 在SimPrims时序仿真中,TX串行输出偏斜

问题描述

在9.1i设计工具和更早版本中,当使用配置为具有通道偏移校正的低延迟缓冲模式的多个GT11时,在时序仿真中,有时可以在不同GT11的TX串行引脚之间看到大约20 UI的显着偏差。

解决/修复方法

目前正在针对此问题调查解决方法。

要查看此问题的当前状态,请联系Xilinx技术支持:

http://www.xilinx.com/support/techsup/tappinfo.htm。

请登录后发表评论

    没有回复内容