LogiCORE PCI v3.161  –  9.1i IP更新1的发行说明和已知问题(9.1i_IP1)-Altera-Intel社区-FPGA CPLD-ChipDebug

LogiCORE PCI v3.161 – 9.1i IP更新1的发行说明和已知问题(9.1i_IP1)

问题描述

本发行说明和已知问题答复记录适用于9.1i IP Update 1中发布的LogiCORE PCI v3.161,包含以下信息:

– 一般信息

– 新功能

– Bug修复

– 已知的问题

有关安装说明,一般CORE Generator已知问题和设计工具要求,请参阅(Xilinx答复24307)

解决/修复方法

一般信息

LogiCORE PCI v3.161仅支持Virtex-4,Spartan-3和旧架构。对于Virtex-5器件,请使用v4.2 PCI内核。有关该内核的更多信息,请参阅(Xilinx答复24606)

9.1i IP Update 1 CORE Generator中的v3.161 Core需要新许可证。有关更多信息,请参阅(Xilinx答复24718)

– 有关Virtex-4器件中时序收敛的一般信息,请参见(Xilinx答复22921)

新功能

– 支持ISE 9.1i SP1

– 支持66 MHz的Spartan-3E XC3S500EFT256和XC3S1200EFT400

– 支持Spartan-3A XC3S1400AFG484,频率为33 MHz和66 MHz

– 需要更新CORE Generator的许可证密钥

Bug修复

– CR 421582:修复了许可错误:“许可证状态:找不到功能pci32_vx_v3_0的有效许可证”。

已知的问题

– 有关发布时已知问题的核心,请参阅随核心提供的发行说明文本文件。

– 有关显示生成PCI 64位内核时未找到的发行说明的错误,请参阅(Xilinx答复24392)

– 有关Spartan-3A设计在9.1i sp3中失效时序的信息,请参阅(Xilinx答复25023)

请登录后发表评论

    没有回复内容