LogiCORE千兆以太网MAC v8.2和v8.2.1  –  9.1i IP更新1(9.1i_IP1)和IP更新2(9.1i_IP2)的发行说明和已知问题-Altera-Intel社区-FPGA CPLD-ChipDebug

LogiCORE千兆以太网MAC v8.2和v8.2.1 – 9.1i IP更新1(9.1i_IP1)和IP更新2(9.1i_IP2)的发行说明和已知问题

问题描述

本答复记录包含LogiCORE千兆以太网MAC v8.2核心的发行说明,该核心在9.1i IP更新1和LogiCORE千兆以太网MAC v8.2.1核心中发布,该核心在9.1i IP更新2中发布。它包括以下:

– v8.2中的新功能

– v8.2.1中的新功能

– v8.2中的错误修复

– v8.2中的已知问题

有关v8.2安装说明和设计工具要求,请参阅(Xilinx答复24307) 。 v8.2.1内核增加了对Spartan-3A DSP的支持。有关v8.2.1安装说明和设计工具要求,请参阅(Xilinx答复24628)

解决/修复方法

v8.2中的新功能

– 为ISE 9.1i添加了支持。

– 将Virtex-4 / Virtex-5实现中的IDELAY / IODELAY组件从相关时钟输入移到数据和控制信号上。

– 示例设计更新了FIFO以提供更强大的解决方案。

v8.2.1中的新功能

– 为Spartan-3A DSP添加了支持。

v8.2中的错误修复

– CR 430693:需要扩展IDELAYCTRL复位脉冲以满足Virtex-4和Virtex-5器件的新指南

– CR 428521:修改后的地址过滤器,用于正确计算欠幅帧的统计信息(<= 5个字节)

– CR 432150:更新了地址过滤器以正确识别多播暂停帧(Xilinx答复24554)

– CR 429554:数据表第5页的更正框图

v8.2中的已知问题

– 没有。

请登录后发表评论

    没有回复内容