LogiCORE光纤通道仲裁环v2.1  –  9.1i IP更新1的发行说明和已知问题(9.1i_IP1)-Altera-Intel社区-FPGA CPLD-ChipDebug

LogiCORE光纤通道仲裁环v2.1 – 9.1i IP更新1的发行说明和已知问题(9.1i_IP1)

问题描述

本答复记录包含LogiCORE光纤通道仲裁环v2.1Core的发行说明,该发行说明在9.1i IP更新#1中发布,包括以下内容:

– 新功能

– Bug修复

– 已知的问题

有关安装说明和设计工具的要求,请参阅(Xilinx答复24307)

解决/修复方法

新功能

在2.1版中,对CES4 Virtex-4 FX器件的支持使用新的校准模块取代了对CES2和CES3器件的支持。

– 修复CR 225194,CR 228392,CR 230769,CR 230590,

CR 230589,CR 230587,CR 230585,CR 230583,CR 230581,CR 230579,

CR 230578,CR 224701,CR 230586,CR 233046,CR 233130,CR 423714,

CR 423720,CR 428419,CR 423715,CR 423716,CR 423717,CR 423719。

– 引入了额外的引脚:

REQ_DEFAULT_INIT输入 – 将此驱动为高以跳过循环初始化阶段并采用首选AL_PA。

MGT_RXCHARISCOMMA [1:0]输入 – 从名称相似的MGT / GT11输出驱动它。

– 增加了对Virtex-5器件的支持。

v1.1中的已知问题

– 对于Virtex-II Pro电路板设计以避免BER故障,确保电路板符合Virtex-II Pro MGT规范非常重要。有关更多信息,请参阅(Xilinx答复25035)

请登录后发表评论

    没有回复内容