8.2.03i Netgen  – 时序仿真 –  Virtex-5仿真网表包含FIFO18_36的TIEOFFREGCEAL引脚,导致仿真失败-Altera-Intel社区-FPGA CPLD-ChipDebug