8.2i时序分析器/速度文件 – “警告:时序:3233  – 时序约束<…>未通过最短时间检查……”-Altera-Intel社区-FPGA CPLD-ChipDebug

8.2i时序分析器/速度文件 – “警告:时序:3233 – 时序约束<…>未通过最短时间检查……”

问题描述

在实现我的设计时,我收到以下警告:

“警告:时序:3233 – 时序约束”NET“clk_400MHz”PERIOD = 2.5 ns HIGH 50%;“

未对输入时钟clk_400MHz至DCM DCM_inst的最小周期检查失败,因为周期约束值(2500 ps)小于最小内部周期限制3332 ps。请增加约束的周期以消除此计时故障。“

– 即使DCM设置为最高速度(MS)和高频模式,并且仅在Virtex-4器件上使用DLL输出(-10速度等级)。

解决/修复方法

目前,这些工具对DFS输出使用更严格的周期检查,对于-10的速度,它是3332 ps或300 MHz。

如果输入和输出频率与“Virtex-4数据手册,直流和开关特性”中的“DCM和PMCD开关特性”规范一致

http://direct.xilinx.com/bvdocs/publications/ds302.pdf

请登录后发表评论

    没有回复内容