LogiCORE块存储器生成器v2.1  –  Virtex-4 RAMB16 VHDL UniSims  – 不正确的冲突行为(CLKB上的DOA更改)-Altera-Intel社区-FPGA CPLD-ChipDebug

LogiCORE块存储器生成器v2.1 – Virtex-4 RAMB16 VHDL UniSims – 不正确的冲突行为(CLKB上的DOA更改)

问题描述

在仿真具有非对称配置的块存储器生成器内核时,RAMB16原语的DOUTA在CLKB的上升沿发生变化,这是不正确的。这可能会导致 iMPACT错误。

解决/修复方法

这是8.2i Service Pack 3中解决的UNISIM模型问题。

要获得此问题的状态,请使用Xilinx技术支持打开WebCase:

http://www.xilinx.com/support/techsup/tappinfo.htm

请登录后发表评论

    没有回复内容