LogiCORE SPI-4.2(POS-PHY L4)v8.1  –  Virtex-5,MAP“错误:位置:293  – 以下4个组件需要以特定的相对位置形式放置。”-Altera-Intel社区-FPGA CPLD-ChipDebug

LogiCORE SPI-4.2(POS-PHY L4)v8.1 – Virtex-5,MAP“错误:位置:293 – 以下4个组件需要以特定的相对位置形式放置。”

问题描述

当针对Virtex-5,SPI-4.2设计选择了“在RDCLK上插入IDELAY”功能时,在MAP中,我收到以下错误:

“错误:布局:293 – 以下4个组件需要放入

具体的相对安置形式。所需的相对坐标

RPMLattice(可在FPGA编辑器中看到)显示在旁边的括号中

组件名称。由于放置限制,不可能放置

所需形式的组件。

IODELAY core_pl4_snk_top0 / U0 / clk0 / rdclk_idel(5,0)已放置

在网站IODELAY_X1Y161

IOB RDClk_P(0,0)放置在站点IOB_X1Y161

需要空站点(1,0)放置IOB RDClk_N(0,-12)

在现场IOB_X1Y160“

解决/修复方法

此错误是由MAP问题引起的,并在ISE 8.2i Service Pack 2中得到修复。

请登录后发表评论

    没有回复内容