PlanAhead 11.1  – 在实施时,在PlanAhead中显示为<100%的PBlock被重叠映射-Altera-Intel社区-FPGA CPLD-ChipDebug

PlanAhead 11.1 – 在实施时,在PlanAhead中显示为<100%的PBlock被重叠映射

问题描述

我使用PlanAhead为我的设计创建了PBlocks。 PlanAhead显示我的所有PBlock都在100%以下使用,但是当我运行ISE Place and Route时,我的一个或多个PBlock被覆盖了。

解决/修复方法

PlanAhead基于综合后估计给出pblock利用率。虽然这通常接近实际利用率,但在某些情况下可能不完全准确。映射结果是最终的利用率结果,因此如果它们被重叠映射,则需要使pblock更大。

请登录后发表评论

    没有回复内容