Virtex-4 XAUI核心 – 核心需要2倍参考时钟,以避免MGT的高抖动-Altera-Intel社区-FPGA CPLD-ChipDebug