问题描述
在时序报告(.twr文件)中,包括时序规范Tito。这个时间参数的定义是什么?
解决/修复方法
Tito是切片内部的FFX的BX,XQ之间的延迟。
有关Virtex-II / -II Pro片结构的更多详细信息,请参考“Virtex-II Pro和Virtex-II Pro X FPGA用户指南”(UG012)第2章中的“通用片时序模型和参数”部分:
http://www.xilinx.com/xlnx/xweb/xil_publications_display.jsp?category=User+Guides
没有回复内容