XtremeDSP开发套件/ -II / -II Pro / -IV:为什么BenADDA板上有偏移(DAC到ADC)?-Altera-Intel社区-FPGA CPLD-ChipDebug

XtremeDSP开发套件/ -II / -II Pro / -IV:为什么BenADDA板上有偏移(DAC到ADC)?

问题描述

为什么XtremeDSP开发套件/ -II / -II Pro / -IV的BenADDA板(DAC到ADC)有偏移?

解决/修复方法

BenADDA板上有一个偏移量。

偏移的原因是从DAC驱出的输出信号是差分信号,传输到差分放大器,差分放大器在从电路板上下线之前将差分DAC输出转换为单端输出。

在进行环回测试时,偏移看起来更糟,因为您有一个额外的偏移,因为信号然后传递到ADC,然后通过运算放大器,该运算放大器也被偏置以允许输入到ADC。这些阶段的效果是增加了一些偏移量。

DAC到ADC回路测试已作为Nallatech生产测试的一部分运行;通常,大约10mV的偏移被认为是在规范内。这是在同一块电路板上使用DAC和ADC完成测试的时候。在使用两个不同板的情况下,偏移还可以包括两个板之间的接地差异。

建议在测量ADC或DAC的输出时允许小偏移。

请登录后发表评论

    没有回复内容