LogiCORE SPI-4.2(POS-PHY L4)v7.3  – 接收器内核从不进入帧(SnkOof = 1),发生DIP4错误-Altera-Intel社区-FPGA CPLD-ChipDebug

LogiCORE SPI-4.2(POS-PHY L4)v7.3 – 接收器内核从不进入帧(SnkOof = 1),发生DIP4错误

问题描述

SPI-4.2用户指南指出,当声明PhaseAlignRequest时,Sink内核必须接收有效的训练模式。但是,当Reset_n置为无效时,Sink内核必须接收有效的训练模式。

解决/修复方法

如果在释放reset_n时有效的训练模式不可用,则Sink核心可能会陷入未知状态并将发出DIP4错误。

要解决此问题,请不要在RDAT上提供有效的训练模式之前取消置位Reset_n。已更新所需的启动顺序以反映新要求。请参阅(Xilinx答复16176)

请登录后发表评论

    没有回复内容