8.2i ISE – Project Navigator选择Verilog作为Schematic和IP内核的默认HDL功能模型,即使所选仿真器仅支持VHDLAltera_wiki6年前发布30 问题描述 解决/修复方法 要更改“查看HDL功能模型”值: 要更改“仿真模型目标”值: FPGAFPGA-CPLDSoCsxilinx赛灵思
没有回复内容