PCI Express v3.1  – 为什么TRN_RREM和TRN_TREM端口被放置在pci_exp_1_lane_32b_ep和pci_exp_1_lane_64b_ep内核上?-Altera-Intel社区-FPGA CPLD-ChipDebug

PCI Express v3.1 – 为什么TRN_RREM和TRN_TREM端口被放置在pci_exp_1_lane_32b_ep和pci_exp_1_lane_64b_ep内核上?

问题描述

当使用CORE Generator 8.1i IP1I版本生成PCI Express v3.1 pci_exp_1_lane_32b_ep或pci_exp_1_lane_64b_ep内核时,内核具有一个名为TRN_RREM的顶级输出端口和一个名为TRN_TREM的顶级输入端口。这是正确的吗?

解决/修复方法

此问题已在当前版本中修复。有关更多详细信息,请参阅(Xilinx答复22320)

请登录后发表评论

    没有回复内容