SW-8.1i Virtex-4 PAR  – “错误:位置:645,用于Virtex-4 SX55 FF1148的Bank 2中的全局时钟。”-Altera-Intel社区-FPGA CPLD-ChipDebug