Virtex-4 PAR  – “错误:位置:120  – 没有足够的站点放置所有选定的组件”关于DSP切片-Altera-Intel社区-FPGA CPLD-ChipDebug

Virtex-4 PAR – “错误:位置:120 – 没有足够的站点放置所有选定的组件”关于DSP切片

问题描述

在我的Virtex-4设计上运行PAR时,收到以下消息。

“警告:布局:119 – 无法找到位置.MULT组件

U_0_uv0scale / uv0hvscaler_lbw / uv0P3PlainLeeNRCalc / un4_temp_x5y3_mx_rnd [17:0]

没有放置。“

“错误:布局:120 – 没有足够的网站放置所有选定的组件。”

我见过(Xilinx答案22067)并且知道该消息是指DSP48组件。根据我的MAP报告,我使用的器件中只有不到100%的DSP48组件。它们无法放置。为什么?

解决/修复方法

磁贴内的DSP48组件共享C输入总线。这意味着除非您有50对DSP48组件共享相同的C输入,否则您将无法在器件中使用100%的DSP48。

有关DSP磁贴共享资源的更多信息,请参阅XtremeDSP for Virtex-4 FPGA用户指南:

http://www.xilinx.com/xlnx/xweb/xil_publications_display.jsp?category=Publications/FPGA+Device+Families/Virtex-4

从8.1i开始,XST可以选择控制DSP利用率。这将允许您控制推断的DSP48组件数量并防止这些放置问题。

请登录后发表评论

    没有回复内容