7.1i PAR  – “错误:DesignRules:576  –  Netcheck:信号 comp上有一个sigpin 那不在同一个布线区……“-Altera-Intel社区-FPGA CPLD-ChipDebug