LogiCORE Reed Solomon解码器v5.1  – 如何使用Reed Solomon解码器为GPON实现G.709?-Altera-Intel社区-FPGA CPLD-ChipDebug

LogiCORE Reed Solomon解码器v5.1 – 如何使用Reed Solomon解码器为GPON实现G.709?

问题描述

如何使用Reed Solomon解码器为GPON实现G.709?

解决/修复方法

对于编码器,2.4 Gbps / 8位= 300 MHz。这可以在单个Vx4中实现,因为V2P-6达到285 MHz。如果做不到这一点,使用2个编码器核心将是直截了当的;它们各约114片。

如果1.2 Gbps是进入RS解码器的实际数据速率,则核心需要以1.2 Gbps / 8位= 150 MHz运行。这可以通过V2P-6中的一个双通道内核实现。单通道内核在V4-12中可以达到197 MHz,因此在较低速度等级下也可以达到150 MHz。

“缩短块”仅表示块小于2 ^ symbol_width -1。核心可以自动处理,而无需用0填充块。如果块用0填充,则块长度将设置为2 ^ symbol_width -1。仅当单个核心必须支持多个块长度时,才需要N_IN输入。

有关如何提高Reed Solomon解码器速度的建议,请参阅(Xilinx答复21787)

请登录后发表评论

    没有回复内容