8.1i仿真,Virtex-4  –  FIFO16的初始化仿真模型中的WRCOUNT和RDCOUNT与硬件不匹配-Altera-Intel社区-FPGA CPLD-ChipDebug