LogiCORE XAUI v6.0核心 – 错误的CLK_COR_MAX_LAT和CLK_COR_MIN_LAT Virtex-4 GT11属性设置-Altera-Intel社区-FPGA CPLD-ChipDebug

LogiCORE XAUI v6.0核心 – 错误的CLK_COR_MAX_LAT和CLK_COR_MIN_LAT Virtex-4 GT11属性设置

问题描述

LogiCORE XAUI v6.0 Core对CLK_COR_MAX_LAT和CLK_CORE_MIN_LAT属性的GT11属性设置不正确。这仅影响Virtex-4 GT11属性,而不影响Virtex-II Pro MGT属性。

解决/修复方法

要解决此问题,请在“transceivers.v(hd)”文件中的四个GT11实例中更改以下属性:

属性………………………………..从………改变…………..改成

CLK_COR_MAX_LAT ……………………. 60 ………………….. …………….. 44

CLK_COR_MIN_LAT …………………….. 52 …………………. ……………… 36

请登录后发表评论

    没有回复内容