问题描述
一般问题描述:
本发行说明适用于8.1i IP Update 1中发布的FIFO Generator 2.3内核,包含以下内容:
– 新功能
– Bug修复
– 已知的问题
有关安装说明和设计工具的要求,请参阅(Xilinx答复22155) 。
解决/修复方法
v2.3中的新功能
– 可选的复位引脚
– 为ISE 8.1i添加了支持
v2.3中的错误修复
-CR 221867:有时未对报告摘要页面报告的深度进行精确报告
-CR 214525:自定义GUI的第1页在视觉上被部分切断
v2.3中的已知问题
– (Xilinx答复 22462 )为什么FIFO16标志不能正常工作?
– (Xilinx答复22720) FIFO16 FIFO生成器实现是否支持行为模型?
– (Xilinx答复20278) PROG_EMPTY和PROG_FULL可以产生错误断言
– (Xilinx答复20291)仿真警告:“* / X_FF恢复低位违反设置与CLK相关”
– (Xilinx答复20271) RESET上的仿真错误:“错误:/proj/xbuilds/G.36/verilog/src/simprims/X_RAMB16.v(4289):$ hold(…”
– (Xilinx答复22014)使用FIFO Generator Core时,允许的数据计数宽度小于应有的值。
– (Xilinx答复22722)在哪里可以找到FIFO生成器的用户指南?
没有回复内容