问题描述
紧迫性:标准
一般问题描述:
当使用SPI-3 PHY内核运行PAR时,时钟引脚和DCM将被放置在芯片的相对侧,由于大的时钟延迟导致时序失败。
解决/修复方法
要解决此问题,您需要锁定SPI-3 Core附近的DCM。添加DCM和时钟引脚的放置约束。
紧迫性:标准
一般问题描述:
当使用SPI-3 PHY内核运行PAR时,时钟引脚和DCM将被放置在芯片的相对侧,由于大的时钟延迟导致时序失败。
要解决此问题,您需要锁定SPI-3 Core附近的DCM。添加DCM和时钟引脚的放置约束。
没有回复内容