81I CPLD XC9500系列——如何在XC9500/XL/XV器件中使用未Program引脚的可Program接地?-Xilinx-AMD社区-FPGA CPLD-ChipDebug

81I CPLD XC9500系列——如何在XC9500/XL/XV器件中使用未Program引脚的可Program接地?

描述

XC9500/XL/XV设计中未使用的引脚会发生什么情况?我需要把它们绑在地板上吗?

解决方案

XC9500器件中未使用的引脚是浮动的,除非您用fitter选项创建可Program接地引脚(见下文)。此选项指示fitter将未使用的引脚与内部接地连接,这样您就不必将这些引脚绑到板上的接地上。建议将未使用的I/O连接到板上或通过软件,因为它降低了来自浮动信号的噪声和功耗。

基础

要在未使用的I/O上创建可Program接地引脚,请遵循以下步骤:

1。在ISE项目导航器的基础上,右键单击“进程”窗口中的“实现设计”。

2。选择“属性”。

三。在基本选项卡,选择“创建可ProgramGND引脚上未使用的I/O”选项。

基础经典

要在未使用的I/O上创建可Program接地引脚,请遵循以下步骤:

1。在基础项目管理器中,选项位于“实现-gt;选项”中,选择“用户定义”选项。

2。点击“编辑选项”并选择基本选项卡。

三。选择“创建可ProgramGND引脚上未使用的I/O”选项。

对于其他常见的CPLD问题,请参见CPLD常见问题解答:(赛灵思解答24167).

请登录后发表评论

    没有回复内容