嵌入式三态以太网MAC Wrapper v2.1  – 为gt11_dual_1000X文件中的1000BASE-X和SGMII接口错误地设置了CLK_COR_SEQ_1_2属性-Altera-Intel社区-FPGA CPLD-ChipDebug

嵌入式三态以太网MAC Wrapper v2.1 – 为gt11_dual_1000X文件中的1000BASE-X和SGMII接口错误地设置了CLK_COR_SEQ_1_2属性

问题描述

一般问题描述:

使用1000BASE-X或SGMII物理接口选项的嵌入式三态以太网MAC Wrapper v2.1的配置错误地为gt11_dual_1000X.v(vhd)文件中的GT11实例设置CLK_COR_SEQ_1_2属性。目前,它设置为“00101010000”,但应设置为“00001010000”。

解决/修复方法

这将在下一版本的包装器中修复,该包装器将在7.1i IP Update#3中发布。

要解决此问题,请将“gt11_dual_1000X.v”或“gt11_dual_1000X.vhd”文件中的CLK_COR_SEQ_1_2属性从“00101010000”更改为“00111010000”,以用于GT11实例 “.ucf”文件中的约束:

gt11_dual_1000X.v:

更改:

defparam GT11_1000X_A.CLK_COR_SEQ_1_2 = 11’b00101010000;

defparam GT11_1000X_B.CLK_COR_SEQ_1_2 = 11’b00101010000;

至:

defparam GT11_1000X_A.CLK_COR_SEQ_1_2 = 11’b00001010000;

defparam GT11_1000X_B.CLK_COR_SEQ_1_2 = 11’b00001010000;

gt11_dual_1000X.vhd:

变化:

GT11_1000X_A:GT11

CLK_COR_SEQ_1_2 =>“00101010000”,

GT11_1000X_B:GT11

CLK_COR_SEQ_1_2 =>“00101010000”,

至 :

GT11_1000X_A:GT11

CLK_COR_SEQ_1_2 =>“00001010000”,

GT11_1000X_B:GT11

CLK_COR_SEQ_1_2 =>“00001010000”,

.ucf文件:

更改:

INST GT11_DUAL_1000X_inst / GT11_1000X_A CLK_COR_SEQ_1_2 = 00101010000;

INST GT11_DUAL_1000X_inst / GT11_1000X_B CLK_COR_SEQ_1_2 = 00101010000;

至:

INST GT11_DUAL_1000X_inst / GT11_1000X_A CLK_COR_SEQ_1_2 = 00001010000;

INST GT11_DUAL_1000X_inst / GT11_1000X_B CLK_COR_SEQ_1_2 = 00001010000;

请登录后发表评论

    没有回复内容