LogiCORE SPI-4.2(POS-PHY L4) –  TDat错误:时序仿真中的数据不匹配错误(适用于Lite Core)-Altera-Intel社区-FPGA CPLD-ChipDebug

LogiCORE SPI-4.2(POS-PHY L4) – TDat错误:时序仿真中的数据不匹配错误(适用于Lite Core)

问题描述

在SPI4.2设计上使用SDF运行时序仿真时,您可能会收到数据不匹配的指示。

如果在SPI4.2设计示例上运行时序仿真,则可能会收到以下错误:

“#TDat错误:数据不匹配#4。预期000f,收到000x.3339280 ps”

解决/修复方法

数据不匹配是由于数据进入未知的“x”状态。使用ISE7.1i sp1(H.39)时不会发生此错误。 Xilinx正在研究它在sp2(H.40)和后来的软件中出现的原因。

要防止“x”在仿真中传播,请在使用ModelSim Simulator(MTI)时使用vsim命令的“+ no_notifier”选项。

如果您正在使用其他仿真器,请参阅仿真器手册,了解关闭“x”传播的可能方法。

请登录后发表评论

    没有回复内容