7.1i Virtex-II PAR  – 时钟布局器因无效错误而失败-Altera-Intel社区-FPGA CPLD-ChipDebug