7.1i CPLD Hprep6 XC9500 / XL / XV CoolRunner XPLA3  – 器件(Jedec)输出在电路板上无法正常工作-Altera-Intel社区-FPGA CPLD-ChipDebug

7.1i CPLD Hprep6 XC9500 / XL / XV CoolRunner XPLA3 – 器件(Jedec)输出在电路板上无法正常工作

问题描述

在6.3i中正确运行的设计在7.1i中不起作用。这会影响以下系列:XC9500,XC9500XL,XC9500XV和CoolRunner XPLA3。

解决/修复方法

XC9500,XC9500XL,XC9500XV:

程序中存在一个创建Jedec文件(hprep6)的错误。此错误仅出现在Windows平台上。它不会出现在Linux或Solaris操作系统上。存在逻辑错误,输出将显示为反转。使用此无效的Jedec文件对器件进行编程不会损害器件。

CoolRunner XPLA3:

程序中的错误会创建Jedec文件(hprep6)。此错误会影响所有操作系统。使用此无效的Jedec文件对器件进行编程不会损害器件。

此问题已在最新的7.1i Service Pack中修复,可在以下位置获得:

http://www.xilinx.com/xlnx/xil_sw_updates_home.jsp

请登录后发表评论

    没有回复内容