问题描述
在VHDL中实例化IDELAY原语时,MAP中可能会出现类似于以下内容的错误:
“FATAL_ERROR:Pack:pkibaexception.c:195:1.4 – 无法编程器件使用情况
comp“U1 / Q”的模型。 comp是ILOGIC类型的实例。该
以下配置字符串用于对器件使用模型进行编程:
CLKDIVINV:CLKDIV CLKINV:CLK IDELAYMUX:1 IFF1:#FF IFFDELMUX:0 IFFMUX:1
INIT_Q1:0 IOBDELAY_VALUE:2 IOBDELAY_TYPE:变量Q1MUX:IFF1 SRINV:SR
SRTYPE:ASYNC SRVAL_Q1:0异常文本:MRBCF ILOGIC失败:INVALID_MODERB:
“IOBDELAY_TYPE”CFG:“CLKDIVINV:CLKDIV CLKINV:CLK IDELAYMUX:1 IFF1:#FF
IFFDELMUX:0 IFFMUX:1 INIT_Q1:0 IOBDELAY_VALUE:2 IOBDELAY_TYPE:变量
Q1MUX:IFF1 SRINV:SR SRTYPE:ASYNC SRVAL_Q1:0“进程将终止。
解决此错误,请参阅答案数据库和其他在线
http://support.xilinx.com上的资源。如果您需要进一步的帮助,
请点击“WebCase”链接打开Webcase
解决/修复方法
此错误是由于错误地将IOBDELAY_TYPE泛型设置为小写而不是大写(例如,“variable”而不是“VARIABLE”)引起的。 IDELAY原语的泛型必须是大写的,如Virtex-4 Libraries for HDL Designs中所述,可从以下Web页面访问:
没有回复内容