7.1i时序/约束 – 具有区域时钟的Virtex-4 DDR设计的OFFSET IN不分析FALLING边缘组(警告:ConstraintSystem:58)Altera_wiki6年前发布10该帖子内容已隐藏,请评论后查看登录后继续评论登录注册FPGAFPGA-CPLDSoCsxilinx赛灵思
没有回复内容