7.1i时序/约束 – 具有区域时钟的Virtex-4 DDR设计的OFFSET IN不分析FALLING边缘组(警告:ConstraintSystem:58)-Altera-Intel社区-FPGA CPLD-ChipDebug