LogiCORE千兆以太网MAC v6.0,三态以太网MAC v2.1,以太网1000BASE-X PCS / PMA或SGMII v6.0,以太网统计v1.1,GFP 1.3  – 如果目标器件是Spartan,则实现脚本不生成比特流-3E-Altera-Intel社区-FPGA CPLD-ChipDebug

LogiCORE千兆以太网MAC v6.0,三态以太网MAC v2.1,以太网1000BASE-X PCS / PMA或SGMII v6.0,以太网统计v1.1,GFP 1.3 – 如果目标器件是Spartan,则实现脚本不生成比特流-3E

问题描述

一般问题描述:

当目标器件是Spartan-3E时,以下内核的实现脚本不会生成比特流:

– 千兆以太网MAC v6.0

– 三态以太网MAC v2.1

– 以太网1000BASE-X PCS / PMA或SGMII v6.0

– 以太网统计v1.1

– GFP v1.3

解决/修复方法

在IP更新#1发布时,只有Spartan-3E ES芯片可用。 Spartan-3E ES器件需要特定的BitGen设置来创建比特流,它是目前唯一可以生成的比特流类型(ISE 7.1i Service Pack 2)。有关生成Spartan-3E ES比特流的更多信息,以及ISE何时支持生成比特流的生成,请参阅(Xilinx答复21023)

当生产器件可用且ISE工具支持它们的比特流生成时,您可以通过取消注释以下行来生成带有示例工具脚本的比特流:

implement.bat:

取消注释:“rem bitgen -w routed”

implement.sh:

取消注释:“#bitgen -w routed”

请登录后发表评论

    没有回复内容